隨著電子技術和信息處理技術的高速發(fā)展,云計算、物聯(lián)網(wǎng)、移動互聯(lián)網(wǎng)、大數(shù)據(jù)、智能制造等新技術不斷落地,有效提升了生產(chǎn)效率和人們的生活質量。數(shù)字電子技術作為相關技術實現(xiàn)的硬件基礎,是電子、計算機、電氣、通信、物聯(lián)網(wǎng)等專業(yè)的重要基礎課程。教材編寫團隊長期從事電子、電氣等專業(yè)大類學生的數(shù)字電子技術教學,在綜合傳統(tǒng)教學、項目化教
本書是在第一版的基礎上,廣泛征求使用者意見,并結合信息化教學新形勢修訂而成。本書主要講述數(shù)字電子技術理論及其應用,并提供了大量教學視頻和擴展閱讀文檔作為教學配套資料,方便教學使用。本書共分12章,內(nèi)容主要包括:數(shù)制和碼制、基本邏輯運算與常用復合邏輯、邏輯代數(shù)基礎、邏輯門電路、邏輯函數(shù)的表示及化簡、組合邏輯電路、觸發(fā)器、
本書以先進性和實用性為編寫原則,主要闡述數(shù)字電路與邏輯設計的基礎知識、基礎理論和基本的分析設計方法。主要內(nèi)容包括緒論、邏輯代數(shù)基礎、集成邏輯門與觸發(fā)器、可編程邏輯器件與VHDL基礎、組合邏輯電路分析與設計、時序邏輯電路分析與設計、脈沖波形的產(chǎn)生與變換、數(shù)/模和模/數(shù)轉換器、半導體存儲器、數(shù)字系統(tǒng)設計基礎。
PDN設計之電源完整性:高速數(shù)字產(chǎn)品的魯棒和高效設計
本書為讀者提供了高級(HDL)、低級(電子電路)以及完整的“各種中間級”(門電路、觸發(fā)器和一些較高級的數(shù)字設計構件)層次的基礎知識,介紹了與組合電路、時序電路等相關的各方面內(nèi)容(涉及數(shù)制編碼、Verilog模塊、狀態(tài)機、FPGA、ROM、RAM以及CMOS邏輯系列等),并提供了大量的設計實例以及具有指導意義的習題。本書
本書采用ARM取代了早先使用MIPS作為核心處理器來介紹計算機組織和設計的基本概念,涵蓋了數(shù)字邏輯設計的主要內(nèi)容。本書以一種流行的方式介紹了從計算機組織和設計到更細節(jié)層次的內(nèi)容,涵蓋了數(shù)字邏輯設計的主要內(nèi)容,并通過ARM微處理器的設計強化數(shù)字邏輯的概念。本書的典型特色是將數(shù)字邏輯和計算機體系結構融合,教學內(nèi)容反映了當前
本書系統(tǒng)地介紹了VHDL硬件描述語言以及用該語言設計數(shù)字邏輯電路和數(shù)字系統(tǒng)的新方法。全書共13章:第1、3、4、5、6、7、8、9章主要介紹VHDL的基本知識和用其設計簡單邏輯電路的基本方法;第2、10章簡單介紹數(shù)字系統(tǒng)設計的一些基本知識;第11章以洗衣機洗滌控制電路設計為例,詳述一個小型數(shù)字系統(tǒng)設計的步驟和過程;第1
本書根據(jù)教育部高等學校"數(shù)字電子技術”課程教學內(nèi)容的基本要求編寫,編寫中力求做到結合工程實際,并充分考慮到現(xiàn)代數(shù)字電子技術的飛速發(fā)展。本書既有嚴密完整的理論體系,又具有較強的實用性。本書將數(shù)字電子技術內(nèi)容進行整合重構,實現(xiàn)了理論和實踐的有機融合。主要內(nèi)容包括數(shù)字邏輯電路基礎、邏輯門電路、組合邏輯電路、觸發(fā)器、時序邏輯電
本書是一本關于數(shù)字電子技術的經(jīng)典教材,并根據(jù)國內(nèi)教學的實際情況對內(nèi)容進行了縮減。全書主要介紹了數(shù)字電子技術的基本概念、數(shù)字系統(tǒng)、邏輯門、布爾代數(shù)和邏輯化簡、組合邏輯分析、組合邏輯電路函數(shù)、觸發(fā)器、移位寄存器、計數(shù)器、數(shù)據(jù)存儲、數(shù)字信號處理、數(shù)據(jù)傳輸、集成電路技術等。全書的特色在于示例與練習豐富、圖解清晰、寫作風格簡約。
《數(shù)字電子技術實驗》根據(jù)應用型本科數(shù)字電子技術實驗教學大綱的要求,并結合高等院校理工科學生的技能培養(yǎng)實際情況,在多年實驗教學實踐的基礎上進行編寫。實驗安排符合數(shù)字電子技術理論課教學的基本要求。實驗內(nèi)容安排遵循由淺入深、循序漸進的規(guī)律,包含基礎性實驗、綜合性實驗、設計性實驗和創(chuàng)新性實驗四個部分,同時還介紹了電子電路仿真軟