《Aether實用教程》以我國自主研發(fā)的集成電路設計軟件Aether作為平臺,從軟件的安裝、電路原理圖設計、電路框圖設計、版圖設計入手,詳細闡述了該軟件的各項功能和使用方法。書中*后通過若干個設計實例展示了該軟件的一般設計步驟和整體性能。讀者在閱讀《Aether實用教程》的同時,結合上機練習,就能基本掌握Aether電路和版圖設計及應用技術。
《Aether實用教程》可作為本科院校有關課程教材,也可作為職業(yè)院校教學用書,還可作為企業(yè)相關人員培訓用書。
1 初識Aether
1.1 Aether的安裝
1.1.1 安裝用戶的建立
1.1.2 安裝配置
1.2 Aether的啟動
1.3 Aether的菜單
2 電路原理圖設計
2.1 創(chuàng)建新庫
2.2 創(chuàng)建新單元
2.3 元器件放置
2.4 調整元器件位置
2.5 旋轉元器件
2.6 復制元器件
2.7 刪除元器件
2.8 修改元器件屬性
2.9 創(chuàng)建連線
2.10 創(chuàng)建連線的名稱
2.11 創(chuàng)建跳線
2.12 創(chuàng)建引腳
2.13 選擇元器件
2.13.1 選擇所有
2.13.2 按區(qū)域選擇
2.13.3 目標選擇
2.13.4 按線選擇
2.13.5 選擇節(jié)點
2.13.6 選擇對象擴展
2.13.7 取消選擇
2.13.8 設置可選類型
2.14 檢查
3 電路框圖設計
3.1 創(chuàng)建基本圖形及引腳
3.1.1 創(chuàng)建矩形
3.1.2 創(chuàng)建多邊形
3.1.3 創(chuàng)建線
3.1.4 創(chuàng)建圓
3.1.5 創(chuàng)建橢圓
3.1.6 創(chuàng)建弧
3.1.7 創(chuàng)建引腳
3.1.8 創(chuàng)建標簽
3.1.9 為引腳創(chuàng)建節(jié)點描述
3.2 修改已創(chuàng)建的框圖
3.2.1 撤銷/取消撤銷
3.2.2 復制
3.2.3 移動
3.2.4 刪除
3.2.5 拉伸
3.2.6 翻轉與旋轉
3.2.7 對齊
3.2.8 屬性的查看與修改
3.3 選擇
3.3.1 選擇所有
3.3.2 按區(qū)域選擇
3.3.3 目標選擇
3.3.4 按線選擇
3.3.5 選擇對象擴展
3.3.6 取消選擇
3.3.7 設置可選類型
3.4 檢查
4 版圖設計
4.1 創(chuàng)建基本圖形
4.1.1 創(chuàng)建矩形
4.1.2 創(chuàng)建多邊形
4.1.3 創(chuàng)建弧
4.1.4 創(chuàng)建布線路徑
4.1.5 創(chuàng)建總線
4.1.6 創(chuàng)建元器件
4.1.7 創(chuàng)建標簽
4.1.8 創(chuàng)建圓
4.1.9 創(chuàng)建橢圓
4.1.10 創(chuàng)建圓環(huán)
4.1.11 創(chuàng)建引腳
4.1.12 創(chuàng)建保護環(huán)
4.1.13 創(chuàng)建通孔
4.2 對圖形進行編輯
4.2.1 撤銷/恢復撤銷
4.2.2 復制
4.2.3 重復復制
4.2.4 移動
4.2.5 刪除
4.2.6 部分刪除
4.2.7 拉伸
4.2.8 旋轉
4.2.9 對齊
4.2.10 重置原點
4.2.11 按指定角度旋轉
4.2.12 切割
4.2.13 切割保護環(huán)中的部分層
4.2.14 重新定義圖形
4.2.15 變形
4.2.16 延長總線
4.2.17 局部復制/局部粘貼
4.2.18 轉化圖形
4.2.19 將標簽轉化為多邊形
4.2.20 平滑頂角
4.2.21 在金屬層上開槽
4.2.22 虛設金屬
4.2.23 拆分陣列
4.2.24 合并
4.2.25 布爾運算
4.2.26 產(chǎn)生層
4.2.27 重新定義尺寸
4.2.28 查找/替換
4.2.29 查看/修改參數(shù)
4.3 選擇
4.3.1 選擇所有
4.3.2 按區(qū)域選擇
4.3.3 目標選擇
4.3.4 接線選擇
4.3.5 按層選擇
4.3.6 選擇節(jié)點
4.3.7 選擇對象擴展
4.3.8 取消選擇
4.3.9 目標過濾
4.4 查詢
4.4.1 尺子
4.4.2 清除尺子
4.4.3 清除所有尺子
4.4.4 測量
4.4.5 顯示單元信息
4.4.6 顯示圖層信息
4.4.7 追蹤節(jié)點
4.4.8 查詢短路
4.5 驗證
4.5.1 版圖驗證
4.5.2 IPC設置
4.5.3 清除高亮顯示
4.5.4 清除所有高亮顯示
4.5.5 驗證設置
4.6 SDL
4.6.1 生成器件
4.6.2 生成軟引腳
4.6.3 生成硬引腳
4.6.4 刪除軟引腳
4.6.5 器件組
4.6.6 取消器件組
4.6.7 器件匹配
4.6.8 器件折疊
4.6.9 器件展開
4.6.10 ECO檢查
4.6.11 復位器件網(wǎng)絡
4.6.12 通過網(wǎng)絡重置形狀
4.6.13 重用模塊
4.6.14 打開SDL
4.7 RC探測
4.7.1 產(chǎn)生表
4.7.2 設置
4.7.3 提取
4.7.4 寄生分析
4.8 工具
4.8.1 技術管理
4.8.2 選擇相關庫
4.8.3 Vcell模板
4.8.4 CDF編輯器
4.8.5 解鎖
4.8.6 終端仿真
4.9 窗口
4.9.1 返回設計管理窗口
4.9.2 關閉所有
4.9.3 最小化所有
4.9.4 打開/關閉Docks
4.9.5 平鋪
4.9.6 層疊排列
4.9.7 設置窗口標簽
4.9.8 切換窗口
4.9.9 圖層窗口
4.9.10 電路圖窗口
4.10 選項
4.10.1 設置
4.10.2 鍵位
4.10.3 工具欄
4.10.4 顏色
4.10.5 設計規(guī)則檢查設置
5 設計實例
5.1 電路設計
5.1.1 運放電路設計
5.1.2 倒相器鏈設計
5.1.3 基準電路設計
5.1.4 PTXT電源設計
5.1.5 JK觸發(fā)器設計
5.2 版圖的創(chuàng)建
5.2.1 運放版圖設計
5.2.2 環(huán)形振蕩器版圖設計
5.2.3 基準版圖設計
5.2.4 PTAT電壓源版圖設計
5.2.5 JK觸發(fā)器版圖設計
參考文獻